## Computer Architecture 2018 – Final Project 2

Team: 地表計結最強的那組喔!懂?

## 1. Members and Team Work

| Member      |           |       | Team Work |                                                              |  |
|-------------|-----------|-------|-----------|--------------------------------------------------------------|--|
| 資工三         | B05902023 | 李澤諺   | 50%       | 1. 修改 Project 1 的 pipelined CPU 以及<br>助教提供的 dcache_top.v,並將兩 |  |
| <b>省</b> 工三 | B05902121 | 昔冠博   | 50%       | 者組合在一起。                                                      |  |
| 7.1.        | 503302121 | A)GIV | 3070      | 2. Debug °                                                   |  |

## 2. Implementation

- (1) 將 Project 1 中的 PC.v、Registers.v、Instruction\_Memory.v、Data\_Memory.v、TestBench.v 更換為助教提供的 module。
- (2) 將 Project 1 中的 pipeline register 皆加上 stall 的 input port(當 cache miss 時,dcache\_top 會輸出 stall 的 signal 給 PC 和 pipeline register,如此便可以 stall 整個 CPU)。
- (3) 將助教提供的 dcache\_top.v、dcache\_tag\_sram.v、dcache\_data\_sram.v 接上。
- (4) 修改 dcache top.v(實作如下)。
  - (i) 若 p1\_tag == sram\_tag && sram\_valid 成立,即 address 中的 tag 和要 access 的 cache entry 所存的 tag 相同,且該 cache entry 為 valid,則代表 hit,否則為 miss。
  - (ii) 若 cache hit,則代表 cache entry 裡存有我們要 access 的 data,而若 cache miss,則必須將要 access 的 data block 自 data memory 帶到 cache 中,此時再 access cache entry 便會 hit,因此不論如何,r\_hit\_data 的值 assign 為 sram\_cache\_data,即要 access 的 cache entry 所存的值即可。
  - (iii) Read data 和 write data 中,必須找到要 access 的 data 在 block 中的哪一個位置,即 r\_hit\_data[(p1\_offset >> 2) \* 32]開始的 32 個 bits(因為每次讀寫的 data 為 32 bits,即 4 bytes,為了 alignment,因此先將 p1\_offset 向右 shift 2 位再乘以 4,如此一來 byte offset 必為 4 的倍數,再乘以 8 後即為 bit offset,由此 開始的 32 bits,即為要讀寫的 data)。
  - (iv) STATE\_MISS 中,由於 cache miss 一定要 access data memory,因此將 mem\_enable 設為 1'b1,若要 access 的 cache entry 為 dirty,則必須將該 entry 中所存有的 data 存回 data memory 中,即 write back,因此將 mem\_write 和 write\_back 皆設為 1'b1,並進入 STATE\_WRITEBACK,而若不為 dirty,便不需要

- write back,因此將 mem\_write 和 write\_back 皆設為 1'b0,並直接進入 STATE\_READMISS,將要 access 的 data block 自 data memory allocate 到 cache 中。
- (v) STATE\_READMISS 中,若 mem\_ack\_i 為 1'b1,即 data memory 已 經 ready,將 data 傳到 cache 中了,由於此時不用再 access data memory 而是要 access cache,將 data 存入要 access 的 cache entry 中,因此要將 mem\_enable 和 cache\_we 分別設為 1'b0 和 1'b1,並進入 STATE\_READMISSOK,而若 mem\_ack\_i 為 1'b0,代表 data memory 還沒 ready,將需要的 data 傳回 cache,則繼續保持 STATE\_READMISS。
- (vi) STATE\_READMISSOK 中,代表需要的 data 已經存入 cache 中了,因此將 cache we 設為 1'b0,並回到 STATE IDLE。
- (vii) STATE\_WRITEBACK 中,若 mem\_ack\_i 為 1'b1,代表 dirty data 已 經 write back 回 data memory 中,可以將要 access 的 data 自 data memory allocate 到 cache 中了,因此將 mem\_write 和 write\_back 都設回 1'b0,並進入 STATE\_READMISS,而若 mem\_ack\_i 為 1'b0,代表 dirty data 還沒存回 data memory 中, 則繼續保持 STATE\_WRITEBACK。

## 3. Problems and solutions

本次 project 其實並沒有遇到太困難的問題,比較大的問題應該是在於要理解dcache\_top.v 裡的 code 在做甚麼事情,並將其修改出來,理解之後就沒有其它太大的困難了。而在 debug 時,唯一的 bug 就是發現 Data\_Memory 的 state 沒有初始化,後來將第 42 行改為 always @(posedge clk\_i or negedge rst\_i)後,就可以將 Data\_Memory 的 state 初始為 STATE\_IDLE,並順利執行了。